首頁(yè) > 學(xué)術(shù)論文

深度節(jié)能! 技嘉動(dòng)態(tài)節(jié)能引擎D.E.S.應(yīng)用技巧

來(lái)源:論文學(xué)術(shù)網(wǎng)
時(shí)間:2024-08-19 07:19:18
熱度:

深度節(jié)能! 技嘉動(dòng)態(tài)節(jié)能引擎D.E.S.應(yīng)用技巧【摘要】:技嘉在Intel平臺(tái)上引入了動(dòng)態(tài)節(jié)能引擎D.E.S.技術(shù),目前除了高端產(chǎn)品,中低端產(chǎn)品也會(huì)引入D.E.S.技術(shù),將節(jié)能進(jìn)

【摘要】:技嘉在Intel平臺(tái)上引入了動(dòng)態(tài)節(jié)能引擎D.E.S.技術(shù),目前除了高端產(chǎn)品,中低端產(chǎn)品也會(huì)引入D.E.S.技術(shù),將節(jié)能進(jìn)行到底。D.E.S.提供了配套軟件,除了打開(kāi)關(guān)閉動(dòng)態(tài)節(jié)能引擎之外,還提供了動(dòng)態(tài)電壓調(diào)節(jié)和CPU Throttling功能,最大限度地節(jié)省電力。 【關(guān)鍵詞】節(jié)能 處理器負(fù)荷 動(dòng)態(tài) 電壓調(diào)節(jié) 引擎 配套軟件 應(yīng)用技巧 過(guò)電壓 技術(shù) 頻率
【分類號(hào)】:TP331
【正文快照】: 完全使用D.E.S.時(shí)的先決條件必須先讓Intel CPU內(nèi)建的C1E與E I S T功能開(kāi)啟,才能讓D.E.S.得到CPU電壓的絕對(duì)控制權(quán)。另一點(diǎn)需要注意的是,如果要使用D.E.S.的所有功能的話,則必須將CPU和內(nèi)存頻率的設(shè)定均調(diào)整為自動(dòng)。第三動(dòng)態(tài)電壓調(diào)節(jié)(Dynamic Voltage)D.E.S.采用三段式C P U

您可以在本站搜索以下學(xué)術(shù)論文文獻(xiàn)來(lái)了解更多相關(guān)內(nèi)容

節(jié)能新勢(shì)力 富勒節(jié)能鼠標(biāo)A08G、A25G    

論數(shù)據(jù)中心的節(jié)能與環(huán)保    胡慶年;

數(shù)據(jù)中心節(jié)能建設(shè)的邏輯與方法    丁麒鋼;

淺議綠色數(shù)據(jù)中心的建設(shè)規(guī)劃    胡國(guó)杰;

機(jī)房標(biāo)準(zhǔn)與機(jī)房節(jié)能    黃群驥;

基于供熱系統(tǒng)自控補(bǔ)水方案的微處理器模塊設(shè)計(jì)與實(shí)現(xiàn)    武運(yùn)民;

創(chuàng)建節(jié)能型數(shù)據(jù)中心    

節(jié)能新標(biāo)兵 富勒A50G無(wú)線鼠標(biāo)試用    

面向同構(gòu)多核處理器的節(jié)能任務(wù)調(diào)度方法    王穎鋒;劉志鏡;

光驅(qū)節(jié)能ECO GO! 華碩與您共創(chuàng)環(huán)保生態(tài)圈    

構(gòu)建綠色數(shù)據(jù)中心    劉景輝;

開(kāi)啟45nm時(shí)代序章    吳挺

i845PE芯片組竟然可支持Prescott    本報(bào)記者 王旭

華碩超值獨(dú)顯本F8S    李鑫

魚與熊掌不可兼得?    曄文

浪潮新一代商用服務(wù)器NP370之性能篇    

樹(shù)結(jié)構(gòu)磁盤陣列組織策略及關(guān)鍵技術(shù)研究    王志坤

固態(tài)硬盤寫效率及能耗優(yōu)化研究    李博

基于預(yù)取的磁盤存儲(chǔ)系統(tǒng)節(jié)能技術(shù)研究    葛雄資

高性能微處理器RTL級(jí)和體系結(jié)構(gòu)級(jí)低功耗設(shè)計(jì)關(guān)鍵技術(shù)研究    郭維

單片機(jī)AVR運(yùn)用開(kāi)發(fā)    蔚明才

多核系統(tǒng)中基于溫度限制的節(jié)能調(diào)度算法研究    徐新建

一種基于功耗敏感的實(shí)時(shí)調(diào)度算法的研究    李偉生

基于FPGA的雙核導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì)    王波

基于動(dòng)態(tài)電壓調(diào)節(jié)的多核嵌入式實(shí)時(shí)系統(tǒng)的節(jié)能調(diào)度研究    黃鑫

基于FPGA的IPv4/IPv6雙協(xié)議處理器的設(shè)計(jì)    秦春生

基于嵌入式移動(dòng)設(shè)備上的3D應(yīng)用低功耗研究    黃文

強(qiáng)實(shí)時(shí)RTAI在ARM9處理器的實(shí)現(xiàn)及性能研究    李偉

分布式文件系統(tǒng)元數(shù)據(jù)管理技術(shù)研究與實(shí)現(xiàn)    馮幼樂(lè)